芯片设计异构仿真加速器

以异构智算,赋能芯片研发效率

启芯宸光芯片设计加速器,面向高复杂度芯片设计与验证场景,通过异构计算与智能调度,加速科研与工程研发的关键路径。

产品定位

为研发瓶颈而生的产品线

加速器大图

面向高校科研与企业研发场景,聚焦解决数字 SoC 设计中验证与仿真周期长、算力消耗大的核心瓶颈。在典型 SoC 项目中,约 70% 的时间与资源投入在验证阶段,加速能力直接决定研发效率。该产品融合国产 EDA 工具与 AI+EDA 平台,采用 CPU、GPU、FPGA 等异构算力协同架构,支持软件算法与硬件加速的混合仿真模式,并与 IP / VIP 平台深度协同,可稳定支撑超千万门级复杂 SoC 的完整时序仿真与验证,为科研与工程研发提供高效、可扩展的加速能力。

产品分类总览

企业产品分为两大类,每类均提供基础版(纯 CPU)与高性能版(异构加速)

模拟芯片设计异构仿真加速器

CPU + GPU异构加速架构CPU + GPU 异构加速架构CPU +GPU异构加速架构

  • ● 纯CPU高性能集群
  • ● 支持主流 EDA 仿真器
  • ● 可灵活扩容、部署方便

适用设计类型:

模拟电路、放大器、PLL、LDO、电源管理、ADC/DAC、接口电路等

数字芯片设计异构仿真加速器

CPU + FPGA 异构加速架构。FPGA 实现并行逻辑处理,仿真速度提升数量级。

  • ● CPU + FPGA 加速架构
  • ● 适配主流验证工具链
  • ● 支持单项目或跨项目加速

适用设计类型:

RTL 仿真、验证回归、大规模 SoC 项目、FPGA 原型验证等

模拟芯片设计异构仿真加速器

模拟芯片加速:让 SPICE 级仿真更快完成

模拟仿真慢,是行业共识。我们用异构计算与 AI 优化,让它没那么慢。

I. 基础版:纯 CPU 高性能集群

特点 Features
  • 采用高主频多核 CPU
  • 针对 SPICE 仿真优化的多线程调度
  • 支持主流 EDA 仿真器
  • 可灵活扩容、部署方便
适用客户 Clients
  • 预算有限但需要稳定加速
  • 需要快速搭建企业内仿真环境
  • 想通过 CPU 并行加速提升团队效率

II. 高级版:CPU + GPU 异构加速架构

特点 Features
  • 自研 AI + GPU 优化算法
  • 对矩阵运算、数值求解进行 GPU 加速
  • 深度优化 SPICE 内核计算
  • 多 GPU 并发工作,提升吞吐量
适用客户 Clients
  • 大规模模拟设计团队
  • PLL、电源、射频等仿真复杂度高的项目
  • 希望在同等周期内完成更多仿真任务

数字芯片设计异构仿真加速器

数字芯片加速:让 RTL/SoC 仿真跑得更快

在验证占据研发 60% 时间的行业现实下,加速仿真就是加速产品上市。

I. 基础版:纯 CPU 并行仿真节点

特点 Features
  • 高并发、多任务分发
  • 适配各类 RTL/门级仿真
  • 支持 CI/CD 自动验证
  • 稳定可靠、易于部署
适用客户 Clients
  • 有大量回归任务的验证团队
  • 中小型验证团队需要快速扩容
  • 正在构建自动化验证体系的企业

II. 高级版:CPU + FPGA 异构加速架构

特点 Features
  • FPGA 实现并行逻辑处理
  • 适配主流验证工具链
  • 仿真速度较纯 CPU 提升数量级
  • 支持单项目或跨项目加速
适用客户 Clients
  • 超大规模 SoC 项目
  • 需日常运行百万级测试用例的团队
  • 对上市周期极敏感的企业

异构加速的核心技术亮点

不仅是硬件加速,也是智能优化

启芯宸光的加速器不仅依赖硬件,更融合 AI + 系统软件优化。

d

AI 驱动的仿真调度优化

自动识别任务复杂度,分配在 CPU/GPU/FPGA 上最优运行路径。

  • 自动识别任务复杂度,分配在 CPU/GPU/FPGA 上最优运行路径
  • 自动分析仿真任务规模、模型类型与计算复杂度
  • 基于任务特征动态选择最优执行路径
  • 支持不同仿真阶段的差异化调度
  • 避免算力过度或不足分配,提升整体资源利用率
  • 支持多任务并行场景下的实时调度与负载均衡

解决企业在不同仿真场景下算力分配依赖经验、资源浪费严重、仿真效率难以稳定提升的问题

d

智能缓存与分布式任务调度

提升大规模仿真任务的吞吐率

  • 仿真中间结果智能缓存与自动复用,减少重复计算
  • 支持大规模回归任务的分布式并行执行
  • 多节点任务队列与优先级调度机制
  • 自动识别可并行与不可并行任务,提高吞吐效率
  • 面向长周期仿真的稳定运行与任务续跑能力

解决大规模回归测试重复计算多、任务排队严重、仿真吞吐率难以提升的问题

d

模型级性能优化

针对 SPICE、RTL、门级等不同场景深度优化内核

  • 针对 SPICE 仿真进行数值计算与矩阵求解优化
  • 针对 RTL 仿真优化事件驱动与调度机制
  • 针对门级仿真优化大规模逻辑计算路径
  • 不同模型采用差异化加速策略,避免一刀切
  • 在保证仿真精度的前提下释放底层硬件性能

解决 SPICE、RTL、门级等不同模型使用同一加速策略导致性能无法充分释放的问题

d

一键接入企业现有 EDA 工具链

无需改代码、无需更换工具。

  • 与主流 EDA 工具及流程深度兼容
  • 无需修改 RTL / 网表 / 仿真脚本
  • 无需替换现有验证环境与工程规范
  • 支持原有 CI / 回归验证流程直接接入
  • 快速部署,降低迁移成本与使用门槛

解决加速方案部署复杂、需要改代码或重构流程、研发团队难以快速落地使用的问题

d

支持云 + 本地混合部署

满足不同企业的安全与成本要求

  • 支持本地集群、私有云及混合云架构
  • 敏感项目本地运行,计算密集任务云端加速
  • 统一调度本地与云端算力资源
  • 满足不同企业在安全、合规与成本上的要求
  • 支持按项目、按阶段灵活扩展算力规模

解决企业在算力扩展、安全合规与成本控制之间难以兼顾的现实矛盾

业务提升分析

启心宸光解决方案实施后带来的具体业务改进

模拟芯片加速效果

基础版:仿真速度提升 1.5×~3× +47%
实施前: 42% 实施后: 89%
高级版:仿真速度提升 5×~30× -94%
实施前: 15分钟 实施后: 54秒

数字芯片加速效果

基础版:回归任务整体提速 2×~4× +47%
实施前: 42% 实施后: 89%
高级版:SoC/系统级验证提速 10×~50× -94%
实施前: 15分钟 实施后: 54秒

面向真实工程的复杂度设计

支持不同阶段、不同规模的研发需求

模拟 IC 设计公司

能够理解上下文语境,支持复杂的轮转对话,准确把握客户真实需求。

📶
数字 IC / SoC 设计公司

支持 20+ 种语言实时翻译与响应,轻松应对全球化客户服务需求。

FPGA 设计团队

统一管理网站、APP、微信、电话等多渠道客服,确保服务一致性。

🏢
设计服务企业

自动整合企业知识库,为客户提供准确一致的信息,支持动态更新。

😍
芯片产品线多、验证任务密集

基于客户历史交互数据构建画像,提供个性化服务与精准推荐。

📅
需要构建内部算力平台的大型企业

自动生成多维度客服数据分析报表,为业务优化提供决策支持。

核心能力

高性能仿真与验证加速

异构算力(CPU / GPU / FPGA)协同

多任务并发与智能调度

与主流 EDA 流程深度适配

部署形态与扩展能力

灵活部署,适配企业不同阶段

部署方式

1

本地机房部署

深入了解业务流程与客服需求,配置智能体基础参数与知识库。

2

云端部署(插件式扩容)

深入了解业务流程与客服需求,配置智能体基础参数。

3

节点式扩展(插件式扩容)

可扩展模块

  • GPU/FPGA 加速板卡扩展
  • 多项目加速调度系统
  • AI 辅助分析模块
  • 企业级 EDA 自动化引擎

让企业可以从“小规模试点”一路扩展到“公司级平台”

让仿真更快,让产品更快上市

启芯宸光以 AI 和异构计算,帮助企业突破现有研发瓶颈,让每一次迭代更快、更可靠

定制专属方案
滚动至顶部